Устройство измерения девиации частоты линейно-частотно-модулированного колебания

Скачать PDF файл.

Текст

Смотреть все

(51) МПК НАЦИОНАЛЬНЫЙ ЦЕНТР ИНТЕЛЛЕКТУАЛЬНОЙ СОБСТВЕННОСТИ УСТРОЙСТВО ИЗМЕРЕНИЯ ДЕВИАЦИИ ЧАСТОТЫ ЛИНЕЙНОЧАСТОТНО-МОДУЛИРОВАННОГО КОЛЕБАНИЯ(71) Заявитель Учреждение образования Военная академия Республики Беларусь(72) Авторы Сицко Александр Леонидович Киш Олег Иванович Пляц Дмитрий Андреевич(73) Патентообладатель Учреждение образования Военная академия Республики Беларусь(57) Устройство для измерения девиации частоты линейно-частотно-модулированного колебания, содержащее в блоке управления первый-четвертый элементы 2 И, первыйчетвертый формирователи, первый-третий элементы НЕ, первый-третий элементы 3 И,первый-пятый элементы 2 ИЛИ, первый-четвертый триггеры, элемент задержки, счетчик с предварительной записью информации, блок элементов НЕ, коммутатор, формирователь кодов, причем первый вход блока управления соединен с третьим входом первого элемента 3 И и первым входом первого элемента 2 И, второй вход блока управления соединен с первым входом второго элемента 2 И и третьего элемента 3 И, третий вход блока управления соединен с входом второго элемента НЕ, первым входом второго элемента 3 И и входом четвертого формирователя, четвертый вход блока управления соединен с вторым входом четвертого элемента 2 ИЛИ, пятый вход блока управления соединен с первым входом первого элемента 3 И, с входом третьего элемента НЕ и третьим входом третьего элемента ЗИ, шестой вход блока управления соединен с первым входом четвертого элемента 2 ИЛИ, выход первого элемента 3 И соединен с входом установки в 1 первого триггера,выход первого элемента 2 И соединен с первым входом первого элемента 2 ИЛИ, выход 75422011.08.30 первого элемента 2 ИЛИ соединен с входом установки в 0 первого триггера, выход первого триггера соединен с первым входом второго элемента 2 ИЛИ и входом первого формирователя, выход первого элемента НЕ соединен с вторым входом первого элемента 2 И,выход первого формирователя соединен с первым входом третьего элемента 2 ИЛИ, выход третьего элемента 2 ИЛИ соединен с входами установки в 0 второго и третьего триггеров, выход второго триггера соединен с входом второго формирователя и первым входом четвертого элемента 2 И, инверсный выход второго триггера соединен с вторым входом второго элемента 2 И, выход второго элемента 2 И является третьим выходом блока управления, выход второго формирователя является пятым выходом блока управления, выход третьего элемента 2 И соединен с вторым входом первого элемента 2 ИЛИ и вторым входом третьего элемента 2 ИЛИ, выход четвертого элемента 2 ИЛИ соединен с входом установки в 0 второго триггера, выход второго элемента НЕ соединен с входом третьего формирователя, выход третьего формирователя соединен с первым входом третьего элемента 2 И, выход второго элемента 3 И соединен с вторым входом второго элемента 2 ИЛИ,выход четвертого формирователя соединен с вторым входом четвертого элемента 2 И,входом установки в 0 четвертого триггера и первым входом пятого элемента 2 ИЛИ, выход четвертого элемента 2 И соединен с входом установки в 1 третьего триггера и является четвертым выходом блока управления, выход третьего триггера соединен с вторым входом третьего элемента 2 И, третьим входом второго элемента 3 И и первым входом третьего элемента 3 И, выход четвертого триггера соединен с вторым входом первого элемента 3 И, входом первого элемента НЕ и с управляющим входом коммутатора, выход пятого элемента 2 ИЛИ соединен с входом разрешения записи предварительной информации счетчика с предварительной записью информации, выход счетчика соединен со счетным входом четвертого триггера и входом элемента задержки, выход элемента задержки соединен с вторым входом пятого элемента 2 ИЛИ, выход третьего элемента 3 И соединен со счетным входом счетчика с предварительной записью информации, выход третьего элемента НЕ соединен с вторым входом второго элемента 3 И, первый и второй -разрядные выходы формирователя кодов соединены соответственно с первым и вторым разрядными входами коммутатора, -разрядный выход коммутатора через блок элементов НЕ соединен с -разрядным входом счетчика с предварительной записью информации,отличающееся тем, что в блок управления дополнительно введены первый и второй запоминающие ключи, введены первый и второй запоминающие ключи, причем первый вход блока управления соединен с входом управления второго запоминающего ключа,второй вход блока управления соединен с входом коммутации первого запоминающего ключа, выход второго элемента 2 ИЛИ соединен с входом управления первого запоминающего ключа и входом коммутации второго запоминающего ключа, выход первого запоминающего ключа является вторым выходом блока управления, выход второго запоминающего ключа является первым выходом блока управления.(56) 1. А.с. СССР 1711087, МПК 01 23/00. Устройство для измерения девиации частоты линейно-частотно-модулированного колебания / А.Л. Сицко, В.М. Лапшин, В.Е. Кучинский и А.И. Хохлов // Бюл.5. - 1992. 2. Климов В.В. Импульсные ключи в цифровых устройствах. - М. Радио и связь, 1989. 112 с. ил. Полезная модель относится к радиоизмерениям, предназначена для использования в радиолокационных станциях непрерывного излучения и является усовершенствованием известного устройства для измерения девиации частоты линейно-частотномодулированного колебания 1. 2 75422011.08.30 Известно устройство для измерения девиации частоты линейно-частотномодулированного колебания 1, содержащее генератор пилообразного напряжения,управляемый генератор, фазовый детектор, эталонный генератор, ключ, фильтр нижних частот, усилитель постоянного тока, формирователь импульсов, блок нормирования, блок индикации и кварцевый генератор, блок нормирования содержит блок управления, реверсивный счетчик, двоичный счетчик, блок элементов НЕ, двоичный счетчик с предварительной записью информации, элемент задержки, двоично-десятичный счетчик и блок памяти, причем блок управления содержит первый элемент 3 И, первый элемент 2 И, первый элемент 2 ИЛИ, первый триггер, второй элемент 2 ИЛИ, второй и третий элементы 2 И,первый элемент НЕ, первый формирователь, третий элемент 2 ИЛИ, второй триггер, четвертый и пятый элементы 2 И, второй формирователь, четвертый элемент 2 ИЛИ, второй элемент НЕ, третий и четвертый формирователи, второй элемент 3 И, шестой элемент 2 И,третий и четвертый триггеры, элемент задержки, пятый элемент 2 ИЛИ, третий элемент 3 И, счетчик с предварительной записью информации, блок элементов НЕ, коммутатор,третий элемент НЕ и формирователь кодов. В данном устройстве измерение параметра включает два этапа. На первом этапе в блок 9 нормирования для подсчета в течение длительности импульса управления мод в режиме измерения девиации частоты сигнала или в течение длительности строба измерения стр в режиме измерения скорости изменения частоты сигнала поступают импульсы с выхода кварцевого генератора через второй элемент 2 И блока управления и импульсы с выхода формирователя 8 импульсов через третий элемент 2 И блока управления. В блоке 9 нормирования формируются коды числа , пропорционального времени длительности мод модуляции в режиме измерения девиации частоты сигнала или квадрату времени длительности стр строба измерения в режиме измерения скорости изменения частоты сигнала, и числа , пропорционального набегу фазыза указанный промежуток времени. На втором этапе в дополнительном временном интервале доп осуществляется вычисление параметра путем деления (Д)/, где Д - масштабный коэффициент. Результат отображается в блоке 10 индикации. Однако в известном устройстве селекция импульсов счетной частоты кв и импульсов с выхода формирователя импульсов осуществляется логическими элементами 2 И, выполняющими функции вентилей. Из-за отсутствия синхронизации импульса управления(строба измерения) и импульсов с выхода кварцевого генератора, а также импульса управления (строба измерения) и импульсов с выхода формирователя импульсов при использовании вентилей на логических элементах 2 И их выходные импульсы могут иметь столь короткую длительность, что не воспримутся устройствами подсчета и деления, т.е. появится ошибка измерения. Из-за отсутствия синхронизации импульса управления(строба измерения) и импульсов с выхода формирователя импульсов ошибка может составить при измерении девиации частоты сигнала - Ф,-1, где- база сигнала при измерении скорости изменения частоты сигнала - Ф,2/ (здесьмод/стр). Из-за отсутствия синхронизации импульса управления (строба измерения) и импульсов с выхода кварцевого генератора ошибка может составить при измерении девиации частоты 12/(модкв) при измерении скорости изменения частоты сигнала -2/(стркв). Использование в качестве вентиля запоминающего ключа 2 исключает такие ошибки, так как длительности импульсов на выходе и входе коммутации ключа одинаковы, что исключает пропуск импульсов и, следовательно, повышает точность выполнения деления и измерения параметра модуляции. Задачей полезной модели является повышение точности измерения девиации и скорости изменения частоты линейно-частотно-модулированного колебания. Для решения поставленной задачи в блок управления устройства для измерения девиации частоты линейно-частотно-модулированного колебания, содержащего первый 3 75422011.08.30 четвертый элементы 2 И, первый-четвертый формирователи, первый-третий элементы НЕ,первый-третий элементы 3 И, первый-пятый элементы 2 ИЛИ, первый-четвертый триггеры,элемент задержки, счетчик с предварительной записью информации, блок элементов НЕ,коммутатор, формирователь кодов, причем первый вход блока управления соединен с третьим входом первого элемента 3 И и первым входом первого элемента 2 И, второй вход блока управления соединен с первым входом второго элемента 2 И и третьего элемента 3 И, третий вход блока управления соединен с входом второго элемента НЕ, первым входом второго элемента 3 И и входом четвертого формирователя, четвертый вход блока управления соединен с вторым входом четвертого элемента 2 ИЛИ, пятый вход блока управления соединен с первым входом первого элемента 3 И, с входом третьего элемента НЕ и третьим входом третьего элемента 3 И, шестой вход блока управления соединен с первым входом четвертого элемента 2 ИЛИ, выход первого элемента 3 И соединен с входом установки в 1 первого триггера, выход первого элемента 2 И соединен с первым входом первого элемента 2 ИЛИ, выход первого элемента 2 ИЛИ соединен с входом установки в 0 первого триггера, выход первого триггера соединен с первым входом второго элемента 2 ИЛИ и входом первого формирователя, выход первого элемента НЕ соединен с вторым входом первого элемента 2 И, выход первого формирователя соединен с первым входом третьего элемента 2 ИЛИ, выход третьего элемента 2 ИЛИ соединен с входами установки в 0 второго и третьего триггеров, выход второго триггера соединен с входом второго формирователя и первым входом четвертого элемента 2 И, инверсный выход второго триггера соединен с вторым входом второго элемента 2 И, выход второго элемента 2 И является третьим выходом блока управления, выход второго формирователя является пятым выходом блока управления, выход третьего элемента 2 И соединен с вторым входом первого элемента 2 ИЛИ и вторым входом третьего элемента 2 ИЛИ, выход четвертого элемента 2 ИЛИ соединен с входом установки в 0 второго триггера, выход второго элемента НЕ соединен с входом третьего формирователя, выход третьего формирователя соединен с первым входом третьего элемента 2 И, выход второго элемента 3 И соединен с вторым входом второго элемента 2 ИЛИ, выход четвертого формирователя соединен с вторым входом четвертого элемента 2 И, входом установки в 0 четвертого триггера и первым входом пятого элемента 2 ИЛИ, выход четвертого элемента 2 И соединен с входом установки в 1 третьего триггера и является четвертым выходом блока управления, выход третьего триггера соединен с вторым входом третьего элемента 2 И, третьим входом второго элемента 3 И и первым входом третьего элемента 3 И, выход четвертого триггера соединен с вторым входом первого элемента 3 И, входом первого элемента НЕ и с управляющим входом коммутатора, выход пятого элемента 2 ИЛИ соединен с входом разрешения записи предварительной информации счетчика с предварительной записью информации, выход счетчика соединен со счетным входом четвертого триггера и входом элемента задержки, выход элемента задержки соединен с вторым входом пятого элемента 2 ИЛИ, выход третьего элемента 3 И соединен со счетным входом счетчика с предварительной записью информации, выход третьего элемента НЕ соединен с вторым входом второго элемента 3 И, первый и второй -разрядные выходы формирователя кодов соединены соответственно с первым и вторым -разрядными входами коммутатора, разрядный выход коммутатора через блок элементов НЕ соединен с -разрядным входом счетчика с предварительной записью информации, дополнительно введены первый и второй запоминающие ключи, причем первый вход блока управления соединен с входом управления второго запоминающего ключа, второй вход блока управления соединен с входом коммутации первого запоминающего ключа, выход второго элемента 2 ИЛИ соединен с входом управления первого запоминающего ключа и входом коммутации второго запоминающего ключа, выход первого запоминающего ключа является вторым выходом блока управления, выход второго запоминающего ключа является первым выходом блока управления. 4 75422011.08.30 На фиг. 1 изображена функциональная схема устройства, содержащего управляемый генератор 1, фазовый детектор 2, ключ 3, фильтр 4 нижних частот, усилитель 5 постоянного тока, генератор 6 пилообразного напряжения, эталонный генератор 7, формирователь 8 импульсов, блок 9 нормирования, блок 10 индикации, кварцевый генератор 11, формирователь 12 сигналов установки режимов измерения, причем блок нормирования содержит блок управления 13 на фиг. 2 - функциональная схема блока нормирования блок 9 нормирования содержит блок 13 управления, реверсивный счетчик 14, блок 15 установки коэффициента деления, делитель 16 счетчиковый с переменным коэффициентом деления,второй 17 и третий 18 элементы задержки, двоичный счетчик 19, логический сумматор 20,накопитель 21, коммутатор 22, блок 23 элементов НЕ, двоичный счетчик 24 с предварительной записью информации, первый элемент 25 задержки, двоично-десятичный счетчик 26, блок 27 памяти на фиг. 3 - функциональная схема блока управления блок 13 управления содержит первый элемент 3 И 28, первый элемент 2 И 29, первый элемент 2 ИЛИ 30,первый триггер 31, второй элемент 2 ИЛИ 32, первый 33 и второй 34 запоминающие ключи, первый элемент НЕ 35, первый формирователь 36, третий элемент 2 ИЛИ 37, второй триггер 38, второй элемент 2 И 39, третий элемент 2 И 40, второй формирователь 41, четвертый элемент 2 ИЛИ 42, второй элемент НЕ 43, третий формирователь 44, четвертый формирователь 45, второй элемент 3 И 46, четвертый элемент 2 И 47, третий 48 и четвертый 49 триггеры, элемент задержки 50, пятый элемент 2 ИЛИ 51, третий элемент 3 И 52,счетчик с предварительной записью информации 53, блок элементов НЕ 54, коммутатор 55, третий элемент НЕ 56, формирователь кодов 57. Устройство работает следующим образом. До прихода импульса управления ключ 3 открыт. Если напряжения с выходов управляемого генератора 1 и эталонного генератора 7 не равны по частоте и фазе, то на выходе фазового детектора 2 появляется напряжение рассогласования, которое через ключ 3,фильтр 4 нижних частот, усилитель 5 постоянного тока поступает на управляемый генератор 1, удерживая разности частот и фаз между сигналами управляемого и эталонного генераторов равными нулю. Таким образом, в отсутствие модуляции сигнал на выходе фазового детектора 2 отсутствует. В момент прихода импульса управления ключом 3 разрывается цепь фазовой автоподстройки частоты, запускается генератор 6 пилообразного напряжения, частота сигнала на выходе управляемого генератора 1 увеличивается по линейному закону, и с выхода фазового детектора 2 сигнал разностной частоты подается на формирователь 8 импульсов, вырабатывающий импульсы в моменты перехода напряжения низкочастотной синусоиды через уровень 0. Сформированная пачка импульсов подается на блок 9 нормирования. В режиме измерения девиации частоты на втором выходе формирователя 12 сигналов установки режимов измерения напряжение соответствует уровню логического нуля, которое подается в блок 10 индикации, блок 13 управления и на управляющие входы блока 15 установки коэффициента деления и коммутатора 22. В начале работы на первом выходе формирователя 12 сигналов установки режимов измерения формируется короткий положительный импульс, который через четвертый элемент 2 ИЛИ 42, второй триггер 38 переводит в единичное состояние, разрешая прохождение импульсов через четвертый элемент 2 И 47. Четвертый формирователь 45 по фронту импульса управления формирует импульс,который через четвертый элемент 2 И 47 третий триггер 48 переводит в единичное состояние, разрешая прохождение импульса управления через второй элемент ЗИ 46, импульса сброса через третий элемент 2 И 40, и по четвертому выходу блока 13 управления как импульс установки в 0 поступает на реверсивный счетчик 14, счетчиковый делитель 16 с переменным коэффициентом деления, двоичный счетчик 19, двоичный счетчик 24 с предварительной записью информации, двоично-десятичный счетчик 26, накопитель 21. Импульс управления через второй элемент 3 И 46 и второй элемент 2 ИЛИ 32 подается на первый 33 и второй 34 запоминающие ключи. Через первый запоминающий ключ 33 5 75422011.08.30 проходит пачка импульсов кварцевой частоты, количество которых пропорционально длительности импульса управления, и подсчитывается на двоичном счетчике 19. Сформированный код числа с двоичного счетчика 19 через коммутатор 22, открытый по второму-разрядному входу, блок 23 элементов НЕ подается параллельно обратным кодом на вход предварительной записи двоичного счетчика 24 с предварительной записью информации. В течение этого же импульса управления пачка импульсов с выхода формирователя 8 импульсов через второй запоминающий ключ 34 поступает по входу вычитания на реверсивный счетчик 14. По окончании импульса управления на реверсивном счетчике 14 формируется обратный код числа, пропорционального набегу разности фаз между управляемым генератором 1 и эталонным генератором 7 за время импульса управления. По спаду импульса управления через второй элемент НЕ 43 третий формирователь 44 формирует импульс сброса, который через третий элемент 2 И 40 и третий элемент 2 ИЛИ 37 переводит второй 38 и третий 48 триггеры в нулевое состояние, запрещающее прохождение импульсов управления через второй элемент 3 И 46. Напряжением с инверсного выхода второго триггера 38 разрешается прохождение импульсов кварцевого генератора 11 через второй элемент 2 И 39 на входы счетчикового делителя 16 с переменным коэффициентом деления и двоичного счетчика 24 с предварительной записью информации. Импульс переполнения с выхода двоичного счетчика 24 с предварительной записью информации через элемент 25 задержки на половину периода кварцевой частоты подается обратно как импульс записи предварительной информации. Таким образом, в двоичном счетчике 24 с предварительной записью информации счет ведется от числа, пропорционального длительности импульса управленияи записанного в обратном коде, до переполнения и так до окончания цикла измерения. Двоично-десятичный счетчик 26 производит подсчет импульсов переполнения. Через счетчиковый делитель 16 с коэффициентом деления Д импульсы кварцевой частоты поступают на суммирующий вход реверсивного счетчика 14. Импульс переполнения с реверсивного счетчика 14 через четвертый элемент 2 ИЛИ 42 переводит второй триггер 38 в единичное состояние, закрывая прохождение импульсов кварцевой частоты и разрешая прохождение очередного импульса управления. Так как время до переполнения реверсивного счетчика 14 пропорционально фазовому набегусигнала, то число импульсов переполнения двоичного счетчика 24 за это же время равно Д/, что с масштабным коэффициентом Д соответствует величине девиации частоты. Коэффициент Д выбирается из условия согласования полученного значения с разрядами блока 10 индикации и повышения точности измерения. По фронту переключения второго триггера 38 в единичное состояние второй формирователь 41 формирует импульс, по которому информация, накопленная в двоично-десятичном счетчике 26, записывается в блок 27 памяти,соединенный с блоком 10 индикации. Введение первого запоминающего ключа 33 позволяет отселектировать все импульсы кварцевого генератора 11 в течение длительности импульса управления, даже если импульс управления поступает на вход управления первого запоминающего ключа 33 во время действия импульса кварцевого генератора 11 на входе коммутации первого запоминающего ключа 33. Введение второго запоминающего ключа 34 позволяет отселектировать все импульсы формирователя импульсов 8 в течение длительности импульса управления, даже если импульс управления поступает на вход управления второго запоминающего ключа 34 во время действия импульса с выхода формирователя импульсов 8 на входе коммутации второго запоминающего ключа 34. Это позволяет исключить пропуск импульсов, поступающих в блок нормирования 9, повысить точность деления и измерения девиации частоты сигнала. В режиме измерения скорости изменения частоты из импульса управления вырезается строб, управляемый по задержке и длительности, в течение которого измеряется скорость 75422011.08.30 изменения частоты сигнала. В этом режиме на втором выходе формирователя 12 сигналов установки режимов измерения напряжение соответствует уровню логической единицы. Аналогично, как и в предыдущем режиме, короткий импульс с первого выхода формирователя 12 сигналов установки режимов измерения переводит второй триггер 38 в единичное состояние, разрешая прохождение импульса через четвертый элемент 2 И 47. По фронту импульса управления четвертый формирователь 45 формирует импульс, который через четвертый элемент 2 И 47 третий триггер 48 переводит в единичное состояние,четвертый триггер 49 в нулевое состояние и через пятый элемент 2 ИЛИ 51 записывает информацию с первого -разрядного выхода формирователя 57 кодов через открытый по первому входу коммутатор 55 и блок 54 элементов НЕ в счетчик 53 с предварительной записью информации. Триггер 48 разрешает прохождение импульсов через третий элемент 2 И 40 и третий элемент 3 И 52. Через третий элемент 3 И 52 начинают поступать импульсы кварцевой частоты на счетный вход счетчика 53 с предварительной записью информации. Импульсом переполнения с выхода счетчика 53 четвертый триггер 49 по счетному входу переводится в единичное состояние, переключая коммутатор 55 на прием информации по второму входу. Этим же импульсом переполнения через элемент 50 задержки на половину периода кварцевой частоты записывается информация с второго разрядного выхода формирователя 57 кодов через коммутатор 55 и блок 54 элементов НЕ в счетчик 53 с предварительной записью информации. Второй импульс переполнения с выхода счетчика 53 переводит четвертый триггер 49 в нулевое состояние. Таким образом, на выходе четвертого триггера 49 формируется строб, фронт которого задержан от фронта импульса управления на время, пропорциональное набранному коду по первому выходу формирователя 57 кодов, и длительность которого пропорциональна коду по второму выходу. Сформированный строб с выхода четвертого триггера 49 подается на первый элемент 3 И 28 и через первый элемент НЕ 35 на первый элемент 2 И 29. Первый после фронта строба четвертого триггера 49 импульс с выхода формирователя 8 импульсов через первый элемент 3 И 28 переводит первый триггер 31 в единичное состояние и первым после спада строба через первый элемент 2 И 29 и первый элемент 2 ИЛИ 30 в нулевое состояние. То есть на выходе первого триггера 31 формируется строб, жестко привязанный к импульсам формирователя 8 импульсов. По спаду строба с выхода первого триггера 31 первый формирователь 36 формирует импульс, который через третий элемент 2 ИЛИ 37, второй триггер 38 и третий триггер 48 переводит в нулевое состояние, закрывая прохождение импульсов через четвертый элемент 2 И 47, второй элемент 3 И 46 и третий элемент 3 И 52. Через второй элемент 2 ИЛИ 32 строб с выхода первого триггера 31 подается на первый 33 и второй 34 запоминающие ключи. Дальнейшая работа устройства аналогична работе в режиме измерения девиации за исключением того, что в двоичный счетчик 24 с предварительной записью информации записывается в обратном коде число, пропорциональное квадрату времени длительности строба измерения. Для этого информация, накапливаемая в двоичном счетчике 19, параллельным кодом подается на первый вход сумматора 20, причем первый разряд с выхода двоичного счетчика 19 подается на вход второго разряда сумматора 20, выход -го разряда - на вход 1-го разряда. На первый разряд первого входа сумматора 20 подается напряжение постоянного уровня логической единицы. Так как такт записи в накопитель 21 опережает такт счета двоичным счетчиком 19 на половину периода кварцевой частоты за счет включения элемента 18 задержки в цепь двоичного счетчика 19, в сумматоре 20 складывается увеличенное на две единицы значение числа двоичного счетчика 19 с предыдущим результатом суммы, что соответствует получению квадрата числа двоичного счетчика 19. С выхода накопителя 21 через открытый по первому входу коммутатор 22, блок 23 элементов НЕ информация, пропорциональная квадрату времени длительности строба измерения, в обратном коде подается на двоичный счетчик 24 с предварительной записью информации. 7 75422011.08.30 Для согласования полученного значения с разрядами блока индикации в режиме измерения скорости изменения частоты пропорционально изменяется коэффициент деления Д счетчикового делителя 16 с переменным коэффициентом деления. Введение первого запоминающего ключа 33 позволяет отселектировать все импульсы кварцевого генератора 11 в течение длительности строба измерения, даже если строб измерения поступает на вход управления первого запоминающего ключа 33 во время действия импульса кварцевого генератора 11 на входе коммутации первого запоминающего ключа 33. Введение второго запоминающего ключа 34 позволяет отселектировать все импульсы формирователя импульсов 8 в течение длительности строба измерения, даже если строб измерения поступает на вход управления второго запоминающего ключа 34 во время действия импульса с выхода формирователя импульсов 8 на входе коммутации второго запоминающего ключа 34. Это позволяет исключить пропуск импульсов, поступающих в блок нормирования 9, повысить точность деления и измерения скорости изменения частоты сигнала. Национальный центр интеллектуальной собственности. 220034, г. Минск, ул. Козлова, 20. 8

МПК / Метки

МПК: G01R 23/00

Метки: частоты, девиации, устройство, измерения, колебания, линейно-частотно-модулированного

Код ссылки

<a href="https://by.patents.su/8-u7542-ustrojjstvo-izmereniya-deviacii-chastoty-linejjno-chastotno-modulirovannogo-kolebaniya.html" rel="bookmark" title="База патентов Беларуси">Устройство измерения девиации частоты линейно-частотно-модулированного колебания</a>

Похожие патенты