Смирнов Сергей Викторович
Устройство управления электризуемого заграждения
Номер патента: U 9662
Опубликовано: 30.10.2013
Авторы: Щербаченко Анатолий Иванович, Карачун Петр Владимирович, Смирнов Сергей Викторович, Заводченков Алексей Иванович
МПК: H05C 1/00, G08B 13/22
Метки: электризуемого, устройство, заграждения, управления
Текст:
...принимает меры по устранению возможного несанкционированного доступа в защищаемую зону, а также по устранению обрыва линейной части, что повышает надежность защиты предлагаемым устройством охраняемой зоны. Предлагаемая полезная модель позволяет повысить надежность защиты. Пример реализации заявляемого устройства представлен на фигуре. Фигура - структурная схема заявленного устройства. Заявленное устройство, приведенное на фигуре, содержит...
Устройство для передачи и приема цифровой информации
Номер патента: 9156
Опубликовано: 30.04.2007
Автор: Смирнов Сергей Викторович
МПК: H04L 9/28, H04B 7/17, H04L 9/00...
Метки: приема, передачи, информации, устройство, цифровой
Текст:
...блока 36 задержки. Выходы блока 36 задержки соединены с первыми входами блока 38 сумматора по модулю два, вторые входы которого соединены с выходами блока 37 памяти. Входы блока 37 памяти соединены с третьими входами блока 13 дешифрации. Выходы блока 38 сумматора по модулю два соединены со вторыми входами выходного блока 39. 7 9156 1 2007.04.30 Блок 1 защиты информации в передающей части устройства предназначен для шифрации входной...
Устройство для передачи и приема цифровой информации
Номер патента: 8370
Опубликовано: 30.08.2006
Авторы: Гришанов Виктор Анатольевич, Хитько Валентин Иванович, Смирнов Сергей Викторович, Демченко Александр Иванович
Метки: информации, передачи, цифровой, приема, устройство
Текст:
...Блок 3 формирования в передающей части устройства, приведенный на фиг. 2, содержит регистр 14, дешифратор 15, формирователь 16 импульсов, элемент 17 задержки и коммутатор 18. Первый вход коммутатора 18 соединен с выходом элемента 17 задержки. Первый вход элемента 17 задержки соединен с первым входом регистра 14, соединен с первым входом формирователя 16 импульсов и с первым входом дешифратора 15. Вторые входы дешифратора 15...