Сумматор унитарных кодов по модулю три
Текст
(51) МПК НАЦИОНАЛЬНЫЙ ЦЕНТР ИНТЕЛЛЕКТУАЛЬНОЙ СОБСТВЕННОСТИ СУММАТОР УНИТАРНЫХ КОДОВ ПО МОДУЛЮ ТРИ(71) Заявитель Белорусский государственный университет(72) Автор Супрун Валерий Павлович(73) Патентообладатель Белорусский государственный университет(57) Сумматор унитарных кодов по модулю три, содержащий первый, второй и третий элементы ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два, выход -го из которых, где 1, 2, 3,соединен с выходом сумматора равно -1, вход сумматора равно нулю первого операнда соединен с первым инверсным входом -го элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два вход сумматора равно двум первого операнда соединен с первым входом -го элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два вход сумматора равно нулю второго операнда соединен со вторым входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два и со вторым инверсным входом третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два вход сумматора равно единице второго операнда соединен со вторым входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два и со вторым инверсным входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два вход сумматора равно двум второго операнда соединен со вторым входом третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два и со вторым инверсным входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два. 16367 1 2012.10.30 Изобретение относится к области вычислительной техники и микроэлектроники и может быть использовано для построения средств аппаратурного контроля и цифровых устройств, работающих в системе остаточных классов. Известен сумматор унитарных кодов по модулю три, который содержит три элемента ИЛИ, три элемента РАВНОЗНАЧНОСТЬ, шесть входов и три выхода 1. Сложность сумматора (по числу входов логических элементов) равна 12, а быстродействие, определяемое глубиной схемы, составляет 2, где- задержка на логический элемент. Число внешних выводов сумматора равно 9. Недостатками известного сумматора являются низкое быстродействие и большое число внешних выводов. Наиболее близким по функциональным возможностям и конструкции техническим решением к предлагаемому сумматору является сумматор унитарных кодов по модулю три, который содержит три элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два, пять входов и три выхода 2. Сложность сумматора (по числу входов логических элементов) равна 18,а быстродействие составляет , где- задержка на логический элемент. Недостатком сумматора-прототипа является высокая конструктивная сложность, равная 18. Сумматор-прототип, как и заявляемый сумматор, содержит три элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два, выход -го из которых, где 1, 2, 3, соединен с выходом сумматора равно -1 результата сложения. Изобретение направлено на решение следующей технической задачи понижение конструктивной сложности сумматора унитарных кодов по модулю три. Сумматор унитарных кодов по модулю три содержит первый, второй и третий элементы ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два, выход -го из которых, где 1, 2, 3, соединен с выходом сумматора равно -1. Вход сумматора равно нулю первого операнда соединен с первым инверсным входом -го элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два. Вход сумматора равно двум первого операнда соединен с первым входом -го элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два. Вход сумматора равно нулю второго операнда соединен со вторым входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два и со вторым инверсным входом третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два. Вход сумматора равно единице второго операнда соединен со вторым входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два и со вторым инверсным входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два. Вход сумматора равно двум второго операнда соединен со вторым входом третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два и со вторым инверсным входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два. Основной технический результат изобретения заключается в понижении конструктивной сложности сумматора унитарных кодов по модулю три. Названный эффект достигается путем изменения соединений между элементами логической схемы сумматора. На фигуре представлена схема сумматора унитарных кодов по модулю три. Сумматор содержит три элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два 1, 2 и 3, пять входов 48 и три выхода 9, 10 и 11. Сумматор унитарных кодов по модулю три работает следующим образом. На входы 4 и 5 сумматора поступают разряды равно нулю и равно двум унитарного двоичного кода первого операнда(0, 1, 2), на входы 6, 7 и 8 - разряды равно нулю, равно единице и равно двум унитарного двоичного кода второго операнда(0, 1, 2), где 0, 1, 2, 0, , 20, 1. При этом 1 и 1 тогда и только тогда,когда( 3) и( 3), где 0, 1, 2. 16367 1 2012.10.30 На выходах 9, 10 и 11 сумматора формируется унитарный двоичный код результата выполнения операции сложения( 3), где(0, 1, 2) и 0, 1, 20,1. Здесь 1 тогда и только тогда, когда( 3), где 0, 1, 2. Логические функции 0, 1, 2, реализуемые навыходах сумматора унитарных кодов по модулю три, представлены посредством таблицы истинности (таблица). Входы Выходы Унитарный двоичный код Унитарный двоичный код Унитарный двоичный код репервого операнда второго операнда зультата сложения(0, , 2)(0, 1, 2)(0, 1, 2) 0 2 0 1 2 0 1 2 4 5 6 7 8 9 10 11 1 0 0 1 0 0 1 0 0 1 0 0 0 1 0 0 1 0 1 0 0 0 0 1 0 0 1 0 1 0 1 0 0 0 1 0 0 1 0 0 1 0 0 0 1 0 1 0 0 0 1 1 0 0 0 0 1 1 0 0 0 0 1 0 0 1 0 1 0 1 0 0 0 0 1 0 0 1 0 1 0 Логическая схема сумматора (фигура) синтезирована на основе применения следующих аналитических представлений логических функций 0, 1, 2 1, если 02012 Основным достоинством сумматора унитарных кодов по модулю три является низкая конструктивная сложность, которая (по числу входов логических элементов) равна 12. В то время как сумматор-прототип имеет сложность, равную 18. При этом заявляемый сумматор и сумматор-прототип содержат одинаковое число внешних выводов. Кроме того, оба сумматора имеют одинаковое быстродействие. Национальный центр интеллектуальной собственности. 220034, г. Минск, ул. Козлова, 20. 3
МПК / Метки
МПК: G06F 7/38
Метки: три, кодов, модулю, унитарных, сумматор
Код ссылки
<a href="https://by.patents.su/3-16367-summator-unitarnyh-kodov-po-modulyu-tri.html" rel="bookmark" title="База патентов Беларуси">Сумматор унитарных кодов по модулю три</a>
Предыдущий патент: Способ поверхностной обработки изделия в вакууме и устройство для его осуществления
Следующий патент: Устройство для умножения унитарных кодов по модулю пять
Случайный патент: Способ изготовления диода Шоттки